# Projeto de Organização e Arquitetura de Computadores II PCS3422 - Grupo D

Toolchain - Compilador completo compatível com ISA LEGv8 com saída binária e .MIF

### Toolchain

→ Conjunto de ferramentas de compilação

Ex: pré-processador (C intermediário), compilador (assembly), assembler (arquivo objeto) e linker (binário final).

### Toolchain

→ Conjunto de ferramentas de compilação



→ Cross-compiling: arquitetura diferente da máquina de desenvolvimento

### Toolchain

- → Conjunto de ferramentas de compilação
- → Cross-compiling: arquitetura diferente da máquina de desenvolvimento
- → Uso de máquina virtual Linux









→ Como compilar um programa em C que gere instruções para LEGv8?

1. Uso de cross-compiling toolchain que gere instruções para ARM

- 1. Uso de cross-compiling toolchain que gere instruções para ARM
- 2. Programa em python 3.7 que converte instruções ARM para LEGv8

- 1. Uso de cross-compiling toolchain que gere instruções para ARM
- 2. Programa em python 3.7 que converte instruções ARM para LEGv8
- 3. Código assembly traduzido para arquivo objeto (.o)

- 1. Uso de cross-compiling toolchain que gere instruções para ARM
- 2. Programa em python 3.7 que converte instruções ARM para LEGv8
- 3. Código assembly traduzido para arquivo objeto (.o)
- 4. Modificação do arquivo .o para .MIF (Memory Initialization File)

### **Cross-compiling Toolchain**

→ AArch64 GNU/Linux target (aarch64-linux-gnu)

### **Cross-compiling Toolchain**

- → AArch64 GNU/Linux target (aarch64-linux-gnu)
- → Programa em C

### **Cross-compiling Toolchain**

→ Gera o arquivo Assembly (.s)



### **Arquivo Assembly**

→ Arquivo Assembly (.s) com instruções para ARM

```
古 柳 良 ~
                                         seg, 12:17
                                          prog.s
               ∄
       Abrir ▼
             .arch armv8-a
             .file
                     "prog.c"
              .text
              .section
                             .rodata
             .align 3
      .LCO:
             .string "Hello World"
              .text
             .align 2
0
             .global main
             .type
                     main, %function
      main:
                     x29, x30, [sp, -16]!
             stp
                     x29, sp, 0
             add
             adrp
                     x0, .LC0
             add
                     x0, x0, :lo12:.LC0
             bl
                     puts
                     w0, 0
             mov
             ldp
                     x29, x30, [sp], 16
             ret
              .size
                     main, .-main
             .ident "GCC: (Ubuntu/Linaro 7.4.0-1ubuntu1~18.04.1) 7.4.0"
                            .note.GNU-stack,"",@progbits
              .section
```

### Tradução ARM -> LEGv8

- → Mapeamento da conversão de instruções
- → Busca de operações LEGv8 equivalentes para cada operação ARM possível
- → Ex: ADC Xd, Xn, Xm ADD Xd, Xn, HS

ADD Xd, Xm, Xd

### LEGv8 assembly languag

| Category                   | Instruction                       | Example            | Meaning                                                                            | Comments                                                            |  |  |
|----------------------------|-----------------------------------|--------------------|------------------------------------------------------------------------------------|---------------------------------------------------------------------|--|--|
| Arithmetic                 | add                               | ADD X1, X2, X3     | X1 = X2 + X3                                                                       | Three register operands                                             |  |  |
|                            | subtract                          | SUB X1, X2, X3     | X1 = X2 - X3                                                                       | Three register operands                                             |  |  |
|                            | add immediate                     | ADDI X1, X2, 20    | X1 = X2 + 20                                                                       | Used to add constants                                               |  |  |
|                            | subtract immediate                | SUBI X1, X2, 20    | X1 = X2 - 20                                                                       | Used to subtract constants                                          |  |  |
|                            | add and set flags                 | ADDS X1, X2, X3    | X1 = X2 + X3                                                                       | Add, set condition codes                                            |  |  |
|                            | subtract and set flags            | SUBS X1, X2, X3    | X1 = X2 - X3                                                                       | Subtract, set condition codes                                       |  |  |
|                            | add immediate and set<br>flags    | ADDIS X1, X2, 20   | X1 = X2 + 20                                                                       | Add constant, set condition codes                                   |  |  |
|                            | subtract immediate and set flags  | SUBIS X1, X2, 20   | X1 = X2 - 20                                                                       | Subtract constant, set condition<br>codes                           |  |  |
|                            | multiply                          | MUL X1, X2, X3     | X1 = X2 = X3                                                                       | Lower 64-bits of 128-bit product                                    |  |  |
|                            | signed multiply high              | SMULH X1, X2, X3   | X1 = X2 = X3                                                                       | Upper 64-bits of 128-bit signed<br>product                          |  |  |
|                            | unsigned multiply high            | UMULH X1, X2, X3   | X1 = X2 × X3                                                                       | Upper 64-bits of 128-bit unsigned<br>product                        |  |  |
|                            | signed divide                     | SDIV X1, X2, X3    | X1 = X2 / X3                                                                       | Divide, treating operands as signed                                 |  |  |
|                            | unsigned divide                   | UDIV X1, X2, X3    | X1 = X2 / X3                                                                       | Divide, treating operands as unsigned                               |  |  |
|                            | load register                     | LDUR X1, [X2,40]   | X1 = Memory[X2 + 40]                                                               | Doubleword from memory to register                                  |  |  |
|                            | store register                    | STUR X1, [X2,40]   | Memory[X2 + 40] = X1                                                               | Doubleword from register to memory                                  |  |  |
|                            | load signed word                  | LDURSW X1, [X2,40] | X1 = Memory(X2 + 40)                                                               | Word from memory to register                                        |  |  |
|                            | store word                        | STURW X1, [X2,40]  | Memory[X2 + 40] = X1                                                               | Word from register to memory                                        |  |  |
|                            | load half                         | LDURH X1, [X2,40]  | X1 = Memory(X2 + 40)                                                               | Halfword memory to register                                         |  |  |
|                            | store half                        | STURH X1, [X2,40]  | Memory[X2 + 40] = X1                                                               | Halfword register to memory                                         |  |  |
|                            | load byte                         | LDURB X1, [X2,40]  | X1 = Memory(X2 + 40)                                                               | Byte from memory to register                                        |  |  |
| Data<br>transfer           | store byte                        | STURB X1, [X2,40]  | Memory[X2 + 40] = X1                                                               | Byte from register to memory                                        |  |  |
|                            | load exclusive register           | LDXR X1, [X2,0]    | X1 = Memory[X2]                                                                    | Load: 1st half of atomic swap                                       |  |  |
|                            | store exclusive register          | STXR X1, X3, [X2]  | Memory(X2)=X1:X3=0 or 1                                                            | Store: 2nd half of atomic swap                                      |  |  |
|                            | move wide with zero               | MOVZ X1,20         | X1 = 20 or 20 * 2 <sup>16</sup> or<br>20 * 2 <sup>32</sup> or 20 * 2 <sup>48</sup> | Loads 16-bit constant, rest zeros                                   |  |  |
|                            | move wide with keep               | MOVK X1,20         | X1 = 20 or 20 * 2 <sup>16</sup> or<br>20 * 2 <sup>32</sup> or 20 * 2 <sup>48</sup> | Loads 16-bit constant, rest unchange                                |  |  |
| Logical                    | and                               | AND X1, X2, X3     | X1 = X2 & X3                                                                       | Three reg, operands; bit-by-bit AND                                 |  |  |
|                            | inclusive or                      | ORR X1, X2, X3     | X1 = X2   X3                                                                       | Three reg, operands; bit-by-bit OR                                  |  |  |
|                            | exclusive or                      | EOR X1, X2, X3     | X1 = X2 ^ X3                                                                       | Three reg. operands; bit-by-bit XOR                                 |  |  |
|                            | and immediate                     | ANDI X1, X2, 20    | X1 = X2 & 20                                                                       |                                                                     |  |  |
|                            |                                   |                    |                                                                                    | Bit-by-bit AND reg with constant<br>Bit-by-bit OR reg with constant |  |  |
|                            | inclusive or immediate            | ORRI X1, X2, 20    | X1 = X2   20                                                                       |                                                                     |  |  |
|                            | exclusive or immediate            | EORI X1, X2, 20    | X1 = X2 ^ 20                                                                       | Bit-by-bit XOR reg with constant                                    |  |  |
|                            | logical shift left                | LSL X1, X2, 10     | X1 = X2 << 10                                                                      | Shift left by constant                                              |  |  |
|                            | logical shift right               | LSR X1, X2, 10     | X1 = X2 >> 10                                                                      | Shift right by constant                                             |  |  |
| Condi-<br>tional<br>branch | compare and branch on<br>equal 0  | CBZ X1, 25         | if (X1 == 0) go to PC +<br>4 + 100                                                 | Equal O test; PC-relative branch                                    |  |  |
|                            | compare and branch on not equal 0 | CBNZ X1, 25        | if (X1!= 0) go to PC +<br>4 + 100                                                  | Not equal 0 test; PC-relative                                       |  |  |
|                            | branch conditionally              | B.cond 25          | if (condition true) go to<br>PC + 4 + 100                                          | Test condition codes; if true, branch                               |  |  |
| Uncondi-<br>tional<br>jump | branch                            | B 2500             | go to PC + 4 + 10000                                                               | Branch to target address; PC-relative                               |  |  |
|                            | branch to register                | BR X30             | go to X30                                                                          | For switch, procedure return                                        |  |  |
|                            | branch with link                  | BL 2500            | X30 = PC + 4; PC + 4 +<br>10000                                                    | For procedure call PC-relative                                      |  |  |

### Tradução ARM -> LEGv8

- → Problema: nem todas as instruções são perfeitamente conversíveis
- → Existência de instruções quais a arquitetura LEG é incapaz de replicar perfeitamente, mas cuja as diferenças são geralmente irrelevantes para o programa
- → Ex: PRFM, PRFUM, LDNP
- → Existência de instruções não adaptáveis pela arquitetura LEG
- → Ex: Instruções SIMD, Instruções de ponto flutuante, Interrupções de sistema operacional, operações de shift variável

### Tradução ARM -> LEGv8

- → Conjunto das traduções obtidas implementada em um script de Python 3.7
- → Programa lê palavra por palavra e quando encontra instrução a ser convertida a substitui pelo equivalente definido

```
def convert 1 to 3(x):
    if x[0] == 'sbc':
        x1 = ['add', x[1], x[2], 'HS']
        x2 = ['sub', x[1], x[1], x[3]]
        x3 = ['subi', x[1], x[1], '#1']
    elif x[0] == 'sbcs':
        x1 = ['add', x[1], x[2], 'HS']
        x2 = ['sub', x[1], x[1], x[3]]
        x3 = ['subi', x[1], x[1], '#1']
    elif x[0] == 'nqc':
        x1 = ['add', x[1], 'WZR', 'HS']
        x2 = ['sub', x[1], x[1], x[2]]
        x3 = ['subi', x[1], x[1], '#1']
    elif x[0] == 'ngcs':
        x1 = ['add', x[1], 'WZR', 'HS']
        x2 = ['subi', x[1], x[1], '#1']
        x3 = ['subs', x[1], x[1], x[2]]
```

### Arquivo Assembly para LEGv8



### Arquivo Assembly para LEGv8



# Arquivo Assembly para LEGv8



→ Memory Initialization File

- → Memory Initialization File
- → Input para inicialização da memória em compiladores e simuladores

- → Memory Initialization File
- → Input para inicialização da memória em compiladores e simuladores
- → Contém todos os valores iniciais para cada endereço da memória a ser inicializado

```
DEPTH = 32;
                    % Memory depth and width are required
                     % DEPTH is the number of addresses
WIDTH = 14; % WIDTH is the number of bits of data per word %
% DEPTH and WIDTH should be entered as decimal numbers
ADDRESS RADIX = HEX; % Address and value radixes are required %
DATA RADIX = HEX; % Enter BIN, DEC, HEX, OCT, or UNS; unless %
                     % otherwise specified, radixes = HEX
-- Specify values for addresses, which can be single address or range
CONTENT
BEGIN
[0..F]: 3FFF; % Range--Every address from 0 to F = 3FFF %
6 : F; % Single address--Address 6 = F %
8 : F E 5; % Range starting from specific address %
                 % Addr[8] = F, Addr[9] = E, Addr[A] = 5 %
END;
```

# Geração do Arquivo .MIF

→ Obtenção de arquivo em Assembly .s com instruções LEGv8

### Geração do Arquivo .MIF

- → Obtenção de arquivo em Assembly .s com instruções LEGv8
- → Obtenção de arquivo objeto .o do mesmo usando o toolchain aarch64 no arquivo.s obtido

```
amanda@amanda-VirtualBox:~/Documentos$ aarch64-linux-gnu-gcc -c saida.s
amanda@amanda-VirtualBox:~/Documentos$
```

### Geração do Arquivo .MIF

- → Obtenção de arquivo em Assembly .s com instruções LEGv8
- → Obtenção de arquivo objeto .o do mesmo usando o toolchain aarch64 no arquivo.s obtido

```
amanda@amanda-VirtualBox:~/Documentos$ aarch64-linux-gnu-gcc -c saida.s
amanda@amanda-VirtualBox:~/Documentos$
```

→ Conversão para arquivo .MIF através de programa em Python

### Entendendo o formato ELF

- → Arquivo EOF possui 3 Headers diferentes, com várias configurações em cada um.
- → Arquivos ELF são os *outputs* de praticamente todos os compiladores para Linux
- → Pode ser um arquivo sem extensão ou com extensão: .axf, .bin, .elf, .o, .prx, .puff, .ko, .mod ou .so

### Formato ELF: Informações nos headers

→ Dentre as configurações relevantes estão: Magic numbers, 32/64 bits, big or

little endianness, SO, tipo de instruction set, entre muitas outras.

| <b>4 &gt;</b> | prog. | prog.o |      | ×    |      |      |      |      |
|---------------|-------|--------|------|------|------|------|------|------|
| 1             | 7f45  | 4c46   | 0201 | 0100 | 0000 | 0000 | 0000 | 0000 |
| 2             | 0100  | b700   | 0100 | 0000 | 0000 | 0000 | 0000 | 0000 |
| 3             | 0000  | 0000   | 0000 | 0000 | 7802 | 0000 | 0000 | 0000 |
| 4             | 0000  | 0000   | 4000 | 0000 | 0000 | 4000 | 0b00 | 0a00 |
| 5             | fd7b  | bfa9   | fd03 | 0091 | 0000 | 0090 | 0000 | 0091 |
| 6             | 0000  | 0094   | 0000 | 8052 | fd7b | c1a8 | c003 | 5fd6 |
| 7             | 4865  | 6c6c   | 6f20 | 576f | 726c | 6400 | 0047 | 4343 |
| 8             | 3a20  | 2855   | 6275 | 6e74 | 752f | 4c69 | 6e61 | 726f |
| 9             | 2037  | 2e34   | 2e30 | 2d31 | 7562 | 756e | 7475 | 317e |
| 10            | 3138  | 2e30   | 342e | 3129 | 2037 | 2e34 | 2e30 | 0000 |
| 11            | 0000  | 0000   | 0000 | 0000 | 0000 | 0000 | 0000 | 0000 |





# Geração do Arquivo .MIF - Código (1/6)

```
def get_file_name():
       file name = sys.argv[1]
   except IndexError as e:
       print("\nError: pass a file name as an argument to this program!\n")
       print("Try something like: python " + sys.argv[0] + " program.o\n")
       logging.exception("Error: pass a file name as an argument to this program!")
       raise e
       elf_extensions = ["o", "axf", "bin", "elf", "prx", "puff", "ko", "mod", "so"]
       if len(file_name.split(".")) == 1 or file_name.split(".")[-1].lower() not in elf_extensions:
           print("\nWarning: file given may not be an Executable and Linkable Format (ELF)!\n")
            logging.warning("file given may not be an Executable and Linkable Format (ELF)!")
   return file name
def open file(file name):
   if sys.version info[0] < 3:
       with open(file name, 'r') as f:
           hex_str_list = ["{:02x}".format(ord(c)) for c in f.read()]
       with open(file name, 'rb') as f:
           hex str list = ["{:02x}".format(c) for c in f.read()]
   hex_list = [hex(int(x, 16)) for x in hex_str_list]
   return hex_str_list, hex_list
```

# Geração do Arquivo .MIF - Código (2/6)

```
file header dict 64bits = {
    # 0x7F followed by ELF(45 4c 46) in ASCII; these four bytes constitute the magic number.
    0x00: (4. ["equals", "and func"], (0x7f, 0x45, 0x4c, 0x46)),
    0x04: (1, "add value to dict", ("EI_CLASS", {1: "32", 2: "64"})),
    0x05: (1, "add_value_to_dict", ("EI_DATA", {1: "little", 2: "big"})),
    0x06: (1, "add value to dict", ("EI VERSION", {0: "", 1: "original"})),
    # Identifies the target operating system ABI.
    0x07: (1, "add_value_to_dict", ("EI_OSABI", {
        0x00: "System V",
        0x01: "HP-UX",
        0x02: "NetBSD".
```

# Geração do Arquivo .MIF - Código (3/6)

```
def parse dict(hex str list, hex list, CONFIGURATION DICT, file dict 32bits, file dict 64bits, offset=0)
    PC = 0 \times 00
    eof = False
    while not eof:
        if CONFIGURATION DICT["EI CLASS"] == '32':
            size, functions, values tuple = file dict 32bits[PC]
            size, functions, values tuple = file dict 64bits[PC]
        focused bytes = hex str list[PC + offset:PC + offset + size]
        int focused bytes = [int(x, 16) \text{ for } x \text{ in hex list[PC + offset:PC + offset + size]}]
        if size = 0:
            logging.info("Reached EOF.")
        logging.info("PC = " + str(hex(PC)))
        logging.info("PC + offset = " + str(hex(PC + offset)))
        logging.info("focused_bytes = " + str(focused_bytes))
        logging.info("int_focused_bytes = " + str(int_focused_bytes));
        if type(functions) == list:
            map_function, reduce_function = functions
            logging.info("values_tuple = " + str(values_tuple))
            logging.debug("map list = " + str(list(map(getattr(AssertingTools, map function), int focuse
            result = reduce(getattr(AssertingTools, reduce_function), map(getattr(AssertingTools, map_fu
            logging.info("result = " + str(result))
            logging.info("values_tuple = " + str(values_tuple))
```

# Geração do Arquivo .MIF - Código (4/6)

```
def parse dict(hex str list, hex list, CONFIGURATION DICT, file dict 32bits, file dict 64bits, offset=0)
    PC = 0 \times 00
    eof = False
    while not eof:
        if CONFIGURATION DICT["EI CLASS"] == '32':
            size, functions, values tuple = file dict 32bits[PC]
            size, functions, values tuple = file dict 64bits[PC]
        focused bytes = hex str list[PC + offset:PC + offset + size]
        int focused bytes = [int(x, 16) \text{ for } x \text{ in hex list[PC + offset + offset + size]}]
        if size = 0:
            logging.info("Reached EOF.")
        logging.info("PC = " + str(hex(PC)))
        logging.info("PC + offset = " + str(hex(PC + offset)))
        logging.info("focused_bytes = " + str(focused_bytes))
        logging.info("int_focused_bytes = " + str(int_focused_bytes));
        if type(functions) == list:
            map_function, reduce_function = functions
            logging.info("values_tuple = " + str(values_tuple))
            logging.debug("map list = " + str(list(map(getattr(AssertingTools, map function), int focuse
            result = reduce(getattr(AssertingTools, reduce_function), map(getattr(AssertingTools, map_fu
            logging.info("result = " + str(result))
            logging.info("values_tuple = " + str(values_tuple))
```

# Geração do Arquivo .MIF - Código (5/6)

```
logging.info("values_tuple = " + str(values_tuple))
        key, dictionary = values_tuple
        function = getattr(AssertingTools, functions)
        logging.info("key = " + str(key))
        logging.info("function: " + functions)
       multi_bytes = multi_byte_concat(CONFIGURATION_DICT, focused_bytes)
        logging.info("multi bytes = " + str(multi bytes))
        value = dictionary.get(int(multi_bytes, 16))
        logging.info("value = " + str(value))
        CONFIGURATION_DICT = function(config_dictionary=CONFIGURATION_DICT, key=key, value=value, in
        logging.debug("CONFIGURATION_DICT = " + str(CONFIGURATION_DICT))
        # print(CONFIGURATION DICT)
   PC += size
    print("PC = " + str(PC) + " (" + str(hex(PC)) + "); with offset: " + str(PC + offset) + " (" + str(PC)
return CONFIGURATION DICT
```

# Geração do Arquivo .MIF - Código (6/6)

```
section header offset = program header offset + program header size
section header size = int(CONFIGURATION DICT["e shentsize"], 16)
if section header size > 0:
    CONFIGURATION DICT = parse dict(hex str list, hex list, CONFIGURATION DICT, section header dict
# Reading Data
data offset = section header offset + section header size
data hex = hex str list[data offset:]
word_size = int(int(CONFIGURATION_DICT['EI_CLASS']) / 8)
eof = False
parsed instructions = []
while not eof:
    if data_offset + word_size < len(data_hex):</pre>
       multi byte = multi byte concat(CONFIGURATION DICT, data hex[data offset:data offset + word s
       multi_byte = multi_byte_concat(CONFIGURATION_DICT, data_hex[data_offset:])
        eof = True
    parsed_instructions.append(multi byte)
    data offset += word size
# /Reading Data
# MIF Convertion
write mif file(CONFIGURATION DICT, file name, parsed instructions)
```

```
DEPTH = 64;
WIDTH = 8;
ADDRESS_RADIX = HEX;
DATA RADIX = HEX;
CONTENT
BEGIN
     00040003000000000:
     00050003000000000:
     00050000000000008;
     0001000000000000b;
     00070003000000000;
     00060003000000000;
10
     000000000000000000;
     0000000000000000000;
     000100120000000e;
13
     14
     000000000000000020:
15
     0000001000000013;
     17
     00632e676f727000:
19
     616d007824006424;
1a
     0073747570006e69;
1b
     00000000000000008;
     0000000500000113;
1c
1d
```

# Obrigado!

### **GRUPO D**

Amanda Gales - 9853356

Daniel Lavedonio - 8992882

Luiz Victorio Martins - 9349311

Rodrigo Sakai - 9351183